Titre : |
Séquence après Séquence : Logique Séquentielle Circuits Asynchrones et Synchrones |
Type de document : |
texte imprimé |
Auteurs : |
jean-pierre MERCIER, Auteur |
Editeur : |
Ellipses |
Année de publication : |
2006 |
Importance : |
269 p. |
Présentation : |
couv. illus. en coul. |
Format : |
26 cm. |
ISBN/ISSN/EAN : |
978-2-7298-2619-x |
Langues : |
Français (fre) |
Catégories : |
04 Génie Electrique
|
Mots-clés : |
Logique Séquentielle Asynchrone Logique Séquentielle Synchrone Réseaux de Petri et au Grafcet. |
Index. décimale : |
04-04- Automatique |
Résumé : |
L'ouvrage: niveau B (Licence) et C (Master,Ecoles d'ingénieurs).
Pour tous les étudiants et élèves-ingénieurs, comme pour tous les professionnels de l'informatique et de l'automatique, cet ouvrage présente les méthodes de synthèse des machines logiques séquentielles utilisées dans les ordinateurs et dans les automates logiques. Il traite des structures asynchrones et synchrones de types Moore et Mealy. La première partie développe une méthodologie générale de synthèse des machines asynchrones, avec application aux différents types de mémoires logique.
La deuxième partie expose la mise en œuvre des automates synchrones et une introduction aux langages ASM flowchart et VHDL. La troisième partie est une introduction aux réseaux de Petri et une présentation des concepts mis en œuvre dans le grafcet. Dans chaque partie sont aussi développés de nombreux exercices corrigés.
L'ouvrage s'inscrit dans un traité complet sur les computers, avec deux autres ouvrages du même auteur, dans la même collection:
en amont: bit après bit
en aval: instruction après instruction. |
Note de contenu : |
Avant-propos
Préambule a la Logique Séquentielle
p-1 Introduction
p-2 Machines Asynchrones et Synchrones
p-3 Structure interne d'une Machine Séquentielle
p-4 Etat d'une Machine Séquentielle
p-5 Graphe d'état d'une Machine Séquentielle
p-6 Machine de MOORE et Machine de MEALY
Chapitre 1. Logique Séquentielle Asynchrone
Chapitre 2. Logique Séquentielle Synchrone
Chapitre 3. Introduction aux Réseaux de Petri et au Grafcet
Annexes
|
Séquence après Séquence : Logique Séquentielle Circuits Asynchrones et Synchrones [texte imprimé] / jean-pierre MERCIER, Auteur . - Ellipses, 2006 . - 269 p. : couv. illus. en coul. ; 26 cm. ISSN : 978-2-7298-2619-x Langues : Français ( fre)
Catégories : |
04 Génie Electrique
|
Mots-clés : |
Logique Séquentielle Asynchrone Logique Séquentielle Synchrone Réseaux de Petri et au Grafcet. |
Index. décimale : |
04-04- Automatique |
Résumé : |
L'ouvrage: niveau B (Licence) et C (Master,Ecoles d'ingénieurs).
Pour tous les étudiants et élèves-ingénieurs, comme pour tous les professionnels de l'informatique et de l'automatique, cet ouvrage présente les méthodes de synthèse des machines logiques séquentielles utilisées dans les ordinateurs et dans les automates logiques. Il traite des structures asynchrones et synchrones de types Moore et Mealy. La première partie développe une méthodologie générale de synthèse des machines asynchrones, avec application aux différents types de mémoires logique.
La deuxième partie expose la mise en œuvre des automates synchrones et une introduction aux langages ASM flowchart et VHDL. La troisième partie est une introduction aux réseaux de Petri et une présentation des concepts mis en œuvre dans le grafcet. Dans chaque partie sont aussi développés de nombreux exercices corrigés.
L'ouvrage s'inscrit dans un traité complet sur les computers, avec deux autres ouvrages du même auteur, dans la même collection:
en amont: bit après bit
en aval: instruction après instruction. |
Note de contenu : |
Avant-propos
Préambule a la Logique Séquentielle
p-1 Introduction
p-2 Machines Asynchrones et Synchrones
p-3 Structure interne d'une Machine Séquentielle
p-4 Etat d'une Machine Séquentielle
p-5 Graphe d'état d'une Machine Séquentielle
p-6 Machine de MOORE et Machine de MEALY
Chapitre 1. Logique Séquentielle Asynchrone
Chapitre 2. Logique Séquentielle Synchrone
Chapitre 3. Introduction aux Réseaux de Petri et au Grafcet
Annexes
|
|  |